Digitale signaalprocessor: verschil tussen versies

Verwijderde inhoud Toegevoegde inhoud
GrouchoBot (overleg | bijdragen)
Regel 14:
Veelvoorkomende bewerkingen in de signaalbewerking zijn [[FIR]] en [[IIR]]-filters, alsook [[FFT]]-berekeningen. Deze kunnen door deze processor zeer snel uitgevoerd worden dankzij een [[MAC-unit]]. (multiply accumulate) Deze maakt het mogelijk om een vermenigvuldiging en optelling in 1 klokcyclus uit te voeren.
 
Waar gewone processoren met de [[Von Neumann-architectuur]] het programma en data in hetzelfde geheugen opslaan, gebruikt de DSP de [[Harvard-architectuur]]. Dit wil zeggen dat het geheugen opgesplitst wordt naargelang de functie van de gegevens. Dit is zeer belangrijk bij het verwerken een continue signaalstroom, omdat de gegevens in verschillende cache-geheugens van de processor kunnen worden opgeslagen. Een programmasprong gaat de volledige cache dus niet leegmaken. Bij een traditionele processor moet hierdoor de data steeds terug in het cache geladen worden. Eend
 
[[Categorie:Computerprocessor]]