Digitale signaalprocessor: verschil tussen versies

Verwijderde inhoud Toegevoegde inhoud
Geen bewerkingssamenvatting
Regel 12:
 
== Technische achtergrond ==
Veelvoorkomende bewerkingen in de signaalbewerking zijn [[FIR]] en [[IIR]]-filters, alsook [[FFT]]-berekeningen. Deze kunnen door deze processor zeer snel uitgevoerd worden dankzij een [[MAC-unit]]. (multiply accumulate). Deze maakt het mogelijk om een vermenigvuldiging en optelling in 1 klokcyclus uit te voeren.
 
Waar gewone processors met de [[Von Neumann-architectuur]] het programma en data in hetzelfde geheugen opslaan, gebruikt de DSP de [[Harvard-architectuur]]. Dit wil zeggen dat het geheugen opgesplitst wordt naargelang de functie van de gegevens. Dit is zeer belangrijk bij het verwerken van een continue signaalstroom, omdat de gegevens in verschillende cache-geheugens van de processor kunnen worden opgeslagen. Een programmasprong gaatzal dus niet de volledige cache dus niet leegmaken. Bij een traditionele processor moetmoeten hierdoor de data steeds terug in het cache geladen worden.
 
[[Categorie:Computerprocessor]]